LCMXO2-256HC-4TG100C मूळ आणि स्टॉक IC पुरवठादारामध्ये स्पर्धात्मक किमतीसह नवीन
उत्पादन गुणधर्म
Pbfree कोड | होय |
Rohs कोड | होय |
पार्ट लाइफ सायकल कोड | सक्रिय |
Ihs उत्पादक | लॅटिस सेमीकंडक्टर कॉर्प |
भाग पॅकेज कोड | QFP |
पॅकेजचे वर्णन | LFQFP, |
पिन संख्या | 100 |
अनुपालन कोड गाठा | सहत्व |
ECCN कोड | EAR99 |
HTS कोड | 8542.39.00.01 |
Samacsys उत्पादक | जाळी सेमीकंडक्टर |
अतिरिक्त वैशिष्ट्य | 3.3 V नाममात्र पुरवठ्यावर देखील चालते |
JESD-30 कोड | S-PQFP-G100 |
JESD-609 कोड | e3 |
लांबी | 14 मिमी |
ओलावा संवेदनशीलता पातळी | 3 |
समर्पित इनपुटची संख्या | |
I/O लाईन्सची संख्या | |
इनपुटची संख्या | 55 |
आउटपुटची संख्या | 55 |
टर्मिनल्सची संख्या | 100 |
ऑपरेटिंग तापमान - कमाल | ८५ °से |
ऑपरेटिंग तापमान-किमान | |
संघटना | 0 समर्पित इनपुट, 0 I/O |
आउटपुट फंक्शन | मिश्रित |
पॅकेज बॉडी मटेरियल | प्लास्टिक/इपॉक्सी |
पॅकेज कोड | LFQFP |
पॅकेज समतुल्यता कोड | TQFP100,.63SQ |
पॅकेजचा आकार | स्क्वेअर |
पॅकेज शैली | फ्लॅटपॅक, लो प्रोफाइल, फाइन पिच |
पॅकिंग पद्धत | ट्रे |
पीक रिफ्लो तापमान (सेल) | 260 |
वीज पुरवठा | २.५/३.३ व्ही |
प्रोग्रामेबल लॉजिक प्रकार | फ्लॅश पीएलडी |
प्रसार विलंब | ७.३६ एन.एस |
पात्रता स्थिती | पात्र नाही |
बसलेली उंची-मॅक्स | 1.6 मिमी |
पुरवठा व्होल्टेज-मॅक्स | ३.४६२ व्ही |
पुरवठा व्होल्टेज-किमान | २.३७५ व्ही |
पुरवठा व्होल्टेज-Nom | 2.5 व्ही |
पृष्ठभाग माउंट | होय |
तापमान ग्रेड | इतर |
टर्मिनल समाप्त | मॅट टिन (Sn) |
टर्मिनल फॉर्म | गुल विंग |
टर्मिनल पिच | 0.5 मिमी |
टर्मिनल स्थिती | क्वाड |
वेळ @ पीक रिफ्लो तापमान-मॅक्स | 30 |
रुंदी | 14 मिमी |
उत्पादन परिचय
कॉम्प्लेक्स प्रोग्रामेबल लॉजिक डिव्हाईस (CPLD) हे LSI (लार्ज स्केल इंटिग्रेटेड सर्किट) इंटिग्रेटेड सर्किट) मध्ये एक ऍप्लिकेशन-विशिष्ट इंटिग्रेटेड सर्किट (ASIC) आहे.हे नियंत्रण गहन डिजिटल सिस्टम डिझाइनसाठी योग्य आहे आणि त्याचे विलंब नियंत्रण सोयीस्कर आहे.CPLD हे इंटिग्रेटेड सर्किट्समधील सर्वात वेगाने वाढणाऱ्या उपकरणांपैकी एक आहे.
CPLD चे घटक
सीपीएलडी हे एक जटिल प्रोग्राम करण्यायोग्य लॉजिक डिव्हाइस आहे ज्यामध्ये मोठ्या प्रमाणात आणि जटिल संरचना आहे, जे मोठ्या प्रमाणात श्रेणीशी संबंधित आहेएकात्मिक सर्किट.
CPLD मध्ये पाच मुख्य भाग आहेत: लॉजिकल ॲरे ब्लॉक, मॅक्रो युनिट, विस्तारित उत्पादन टर्म, प्रोग्रामेबल वायर्ड ॲरे आणि I/O कंट्रोल ब्लॉक.
1. लॉजिकल ॲरे ब्लॉक (LAB)
लॉजिकल ॲरे ब्लॉकमध्ये 16 मॅक्रो सेलचा ॲरे असतो आणि एकाधिक LABS प्रोग्रामेबल ॲरे (PIA) आणि ग्लोबल बस द्वारे एकत्र जोडलेले असतात.
2. मॅक्रो युनिट
MAX7000 मालिकेतील मॅक्रो युनिटमध्ये तीन फंक्शनल ब्लॉक्स असतात: लॉजिकल ॲरे, उत्पादन निवड मॅट्रिक्स आणि प्रोग्रामेबल रजिस्टर.
3. विस्तारित उत्पादन मुदत
प्रत्येक मॅक्रो सेलची एक उत्पादन टर्म लॉजिकल ॲरेवर उलट पाठविली जाऊ शकते.
4. प्रोग्रामेबल वायर्ड ॲरे PIA
प्रोग्रामेबल वायर्ड ॲरेद्वारे आवश्यक लॉजिक तयार करण्यासाठी प्रत्येक LAB कनेक्ट केले जाऊ शकते.ही ग्लोबल बस एक प्रोग्राम करण्यायोग्य चॅनेल आहे जी डिव्हाइसमधील कोणत्याही सिग्नल स्त्रोताला त्याच्या गंतव्यस्थानाशी जोडू शकते.
5. I/O कंट्रोल ब्लॉक
I/O कंट्रोल ब्लॉक प्रत्येक I/O पिनला इनपुट/आउटपुट आणि द्विदिशात्मक ऑपरेशनसाठी स्वतंत्रपणे कॉन्फिगर करण्याची परवानगी देतो.
CPLD आणि FPGA ची तुलना
जरी दोन्हीFPGAआणिCPLDप्रोग्राम करण्यायोग्य ASIC उपकरणे आहेत आणि त्यांच्यात अनेक सामान्य वैशिष्ट्ये आहेत, CPLD आणि FPGA च्या संरचनेतील फरकांमुळे, त्यांची स्वतःची वैशिष्ट्ये आहेत:
1. CPLD विविध अल्गोरिदम आणि कॉम्बिनेटोरियल लॉजिक पूर्ण करण्यासाठी अधिक योग्य आहे आणि FP GA अनुक्रमिक तर्क पूर्ण करण्यासाठी अधिक योग्य आहे.दुसऱ्या शब्दांत, FPGA फ्लिप-फ्लॉप रिच स्ट्रक्चरसाठी अधिक योग्य आहे, तर CPLD फ्लिप-फ्लॉप मर्यादित आणि उत्पादन टर्म रिच स्ट्रक्चरसाठी अधिक योग्य आहे.
2. CPLD ची सतत राउटिंग रचना निर्धारित करते की तिचा वेळ विलंब एकसमान आणि अंदाज करण्यायोग्य आहे, तर FPGA ची विभागीय राउटिंग रचना तिची विलंब अप्रत्याशितता निर्धारित करते.
3. प्रोग्रामिंगमध्ये CPLD पेक्षा FPGA मध्ये अधिक लवचिकता आहे.CPLD ला फिक्स्ड इंटरनल कनेक्शन सर्किटसह लॉजिक फंक्शनमध्ये बदल करून प्रोग्राम केले जाते, तर FPGA अंतर्गत कनेक्शनचे वायरिंग बदलून प्रोग्राम केले जाते.FP GA ला लॉजिक गेट अंतर्गत प्रोग्राम केले जाऊ शकते, तर CPLD ला लॉजिक ब्लॉक अंतर्गत प्रोग्राम केले जाते.
4. FPGA चे एकत्रीकरण CPLD पेक्षा जास्त आहे, आणि त्यात अधिक जटिल वायरिंग संरचना आणि तर्क अंमलबजावणी आहे.
5. FPGA पेक्षा CPLD वापरण्यास अधिक सोयीस्कर आहे.E2PROM किंवा FASTFLASH तंत्रज्ञान वापरून CPLD प्रोग्रामिंग, कोणतीही बाह्य मेमरी चिप नाही, वापरण्यास सोपी.तथापि, FPGA ची प्रोग्रामिंग माहिती बाह्य मेमरीमध्ये संग्रहित करणे आवश्यक आहे आणि वापरण्याची पद्धत क्लिष्ट आहे.
6. सीपीएलडीएस एफपीगॅसपेक्षा वेगवान आहेत आणि वेळेचा अंदाज जास्त आहे.याचे कारण असे की FPGas हे गेट-लेव्हल प्रोग्रामिंग आहेत आणि वितरित इंटरकनेक्शन्स CLBS दरम्यान स्वीकारले जातात, तर CPLDS लॉजिक ब्लॉक-लेव्हल प्रोग्रामिंग आहेत आणि त्यांच्या लॉजिक ब्लॉक्समधील इंटरकनेक्शन्स लंप केलेले आहेत.
7. प्रोग्रामिंग पद्धतीने, CPLD मुख्यत्वे E2PROM किंवा FLASH मेमरी प्रोग्रामिंगवर आधारित आहे, प्रोग्रामिंग वेळा 10,000 वेळा, याचा फायदा म्हणजे सिस्टम पॉवर ऑफ प्रोग्रामिंग माहिती नष्ट होत नाही.CPLD दोन श्रेणींमध्ये विभागले जाऊ शकते: प्रोग्रामरवरील प्रोग्रामिंग आणि सिस्टमवरील प्रोग्रामिंग.बहुतेक FPGA SRAM प्रोग्रामिंगवर आधारित असतात, जेव्हा सिस्टम बंद होते तेव्हा प्रोग्रामिंग माहिती गमावली जाते, आणि प्रोग्रामिंग डेटा प्रत्येक वेळी चालू असताना डिव्हाइसच्या बाहेरून SRAM वर परत लिहावा लागतो.त्याचा फायदा असा आहे की तो केव्हाही प्रोग्राम केला जाऊ शकतो आणि ते कामात त्वरीत प्रोग्राम केले जाऊ शकते, जेणेकरून बोर्ड स्तरावर आणि सिस्टम स्तरावर डायनॅमिक कॉन्फिगरेशन साध्य करता येईल.
8. CPLD गोपनीयता चांगली आहे, FPGA गोपनीयता खराब आहे.
9.सर्वसाधारणपणे, CPLD चा वीज वापर FPGA पेक्षा जास्त आहे आणि एकत्रीकरणाची पदवी जितकी जास्त तितकी अधिक स्पष्ट आहे.