(इलेक्ट्रॉनिक घटक) 5V927PGGI8
उत्पादन गुणधर्म
TYPE | वर्णन |
श्रेणी | एकात्मिक सर्किट्स (ICs) |
Mfr | रेनेसास इलेक्ट्रॉनिक्स अमेरिका इंक |
मालिका | - |
पॅकेज | टेप आणि रील (TR) |
उत्पादन स्थिती | अप्रचलित |
प्रकार | घड्याळ जनरेटर |
पीएलएल | होय बायपास सह |
इनपुट | LVTTL, क्रिस्टल |
आउटपुट | LVTTL |
सर्किट्सची संख्या | 1 |
गुणोत्तर - इनपुट:आउटपुट | २:४ |
विभेदक - इनपुट:आउटपुट | नाही, नाही |
वारंवारता - कमाल | 160MHz |
विभाजक/गुणक | होय नाही |
व्होल्टेज - पुरवठा | 3V ~ 3.6V |
कार्यशील तापमान | -40°C ~ 85°C |
माउंटिंग प्रकार | पृष्ठभाग माउंट |
पॅकेज / केस | 16-टीएसएसओपी (0.173″, 4.40 मिमी रुंदी) |
पुरवठादार डिव्हाइस पॅकेज | 16-टीएसएसओपी |
मूळ उत्पादन क्रमांक | IDT5V927 |
दस्तऐवज आणि मीडिया
स्त्रोत प्रकार | लिंक |
डेटाशीट | IDT5V927 |
PCN अप्रचलितता/ EOL | पुनरावृत्ती 23/डिसेंबर/2013 |
HTML डेटाशीट | IDT5V927 |
पर्यावरण आणि निर्यात वर्गीकरण
विशेषता | वर्णन |
ओलावा संवेदनशीलता पातळी (MSL) | 1 (अमर्यादित) |
पोहोच स्थिती | RECH अप्रभावित |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
अतिरिक्त संसाधने
विशेषता | वर्णन |
इतर नावे | 5V927PGGI8 |
मानक पॅकेज | 4,000 |
उत्पादन तपशील
24-बिट डिजिटल सिग्नल प्रोसेसर
मोटोरोला DSP56307, प्रोग्रामेबल डिजिटल सिग्नल प्रोसेसर (DSPs) च्या DSP56300 कुटुंबातील सदस्य, सामान्य फिल्टरिंग ऑपरेशन्ससह वायरलेस इन्फ्रास्ट्रक्चर ऍप्लिकेशन्सना समर्थन देते.ऑन-चिप एन्हांस्ड फिल्टर कोप्रोसेसर (EFCOP) कोर ऑपरेशनच्या समांतर फिल्टर अल्गोरिदमची प्रक्रिया करते, त्यामुळे एकूण DSP कामगिरी आणि कार्यक्षमता वाढते.कुटुंबातील इतर सदस्यांप्रमाणे, DSP56307 उच्च-कार्यक्षमता, सिंगल-क्लॉक-सायकल-प्रति-सूचना इंजिन (मोटोरोलास लोकप्रिय DSP56000 कोर फॅमिलीसह कोड-सुसंगत), बॅरल शिफ्टर, 24-बिट ॲड्रेसिंग, एक सूचना कॅशे आणि वापरते. डायरेक्ट मेमरी ऍक्सेस कंट्रोलर, आकृती 1 प्रमाणे. DSP56307 2.5 व्होल्ट कोर आणि स्वतंत्र 3.3 व्होल्ट इनपुट/आउटपुट पॉवरसह अंतर्गत 100 मेगाहर्ट्झ घड्याळ वापरून 100 दशलक्ष सूचना (MIPS) प्रति सेकंद कामगिरी देते.
आढावा
दुसऱ्या पिढीतील ASMBL (Advanced Silicon Modular Block) कॉलम-आधारित आर्किटेक्चरचा वापर करून, XC5VLX330T-3FFG1738I मध्ये पाच वेगळे प्लॅटफॉर्म (उप-कुटुंब) समाविष्ट आहेत, कोणत्याही FPGA कुटुंबाद्वारे ऑफर केलेली सर्वाधिक निवड.विविध प्रकारच्या प्रगत लॉजिक डिझाईन्सच्या गरजा पूर्ण करण्यासाठी प्रत्येक प्लॅटफॉर्ममध्ये वैशिष्ट्यांचे भिन्न गुणोत्तर असते.सर्वात प्रगत, उच्च-कार्यक्षमता लॉजिक फॅब्रिक व्यतिरिक्त, XC5VLX330T-3FFG1738I FPGAs मध्ये शक्तिशाली 36-Kbit ब्लॉक RAM/FIFOs, दुसरी पिढी 25 x 18 DSP स्लाइससह अनेक हार्ड-IP सिस्टम लेव्हल ब्लॉक्स आहेत, अंगभूत IO तंत्रज्ञान निवडा. डिजिटली-नियंत्रित प्रतिबाधामध्ये, चिप सिंक सोर्स-सिंक्रोनस इंटरफेस ब्लॉक्स, सिस्टम मॉनिटर कार्यक्षमता,
वैशिष्ट्ये
उच्च-कार्यक्षमता DSP56300 कोर
● 2.5 V कोर आणि 3.3 VI/O वर 100 मेगाहर्ट्झ घड्याळासह 100 दशलक्ष सूचना प्रति सेकंद (MIPS)
● DSP56000 कोरशी सुसंगत ऑब्जेक्ट कोड
● उच्च समांतर सूचना संच
● डेटा अंकगणित तर्क एकक (ALU)
- पूर्णपणे पाइपलाइन केलेले 24 x 24-बिट समांतर गुणक-संचयकर्ता
- 56-बिट समांतर बॅरल शिफ्टर (जलद शिफ्ट आणि सामान्यीकरण; बिट प्रवाह निर्मिती आणि पार्सिंग)
- सशर्त ALU सूचना
- सॉफ्टवेअर नियंत्रणाखाली 24-बिट किंवा 16-बिट अंकगणित समर्थन
● प्रोग्राम कंट्रोल युनिट (PCU)
- स्थिती स्वतंत्र कोड (PIC) समर्थन
- डीएसपी ऍप्लिकेशन्ससाठी ऑप्टिमाइझ केलेले ॲड्रेसिंग मोड (तत्काळ ऑफसेटसह)
- ऑन-चिप इंस्ट्रक्शन कॅशे कंट्रोलर
- ऑन-चिप मेमरी-विस्तारित हार्डवेअर स्टॅक
- नेस्टेड हार्डवेअर डीओ लूप
- जलद स्वयं-रिटर्न व्यत्यय
● डायरेक्ट मेमरी ऍक्सेस (DMA)
- अंतर्गत आणि बाह्य प्रवेशास समर्थन देणारे सहा DMA चॅनेल
- एक-, द्वि- आणि त्रिमितीय हस्तांतरण (परिपत्रक बफरिंगसह)
- एंड-ऑफ-ब्लॉक-हस्तांतरण व्यत्यय
- इंटरप्ट लाइन्स आणि सर्व पेरिफेरल्समधून ट्रिगरिंग
● फेज-लॉक केलेला लूप (PLL)
- लॉक न गमावता लो पॉवर डिव्हाइड फॅक्टर (DF) बदलण्याची परवानगी देते
- स्क्यू एलिमिनेशनसह आउटपुट घड्याळ
● हार्डवेअर डीबगिंग समर्थन
- ऑन-चिप इम्युलेशन (CE वर) मॉड्यूल
- संयुक्त चाचणी क्रिया गट (JTAG) चाचणी प्रवेश पोर्ट (TAP)
- ॲड्रेस ट्रेस मोड बाह्य पोर्टवर अंतर्गत प्रोग्राम रॅम ऍक्सेस प्रतिबिंबित करतो